Saturday 3 May 2014

TI2043 – Organisasi dan Arsitektur Komputer Tugas 2 – Interrupt Driven I/O

TI2043 – Organisasi dan Arsitektur Komputer Tugas 2 – Interrupt Driven I/O

Aditya Legowo Pra Utomo 2B 08501039 Tugas ini disusun untuk memenuhi salah satu tugas Mata Kuliah Organisasi dan Arsitektur Komputer Program Studi DIII Teknik Informatika Jurusan Teknik Komputer Politeknik Negeri Bandung 2009
2
DAFTAR ISI Cover ............................................................................................................................................. 1 Daftar Isi ........................................................................................................................................ 2 BAB I PENDAHULUAN
1.1. Latar Belakang ...................................................................................................... 3
BAB II PEMBAHASAN 2.1. Pengertian ............................................................................................................. 4 2.2. Metode Interrupt – Driven I/O ................................................................................ 7
2.3. Contoh Pengontrol Interrupt pada Chip Intel 8259A ............................................ 9
2.4. Kelemahan I/O terprogram dan Interrupt - Driven I/O .......................................... 12
2.5. Elemen – elemen pada sistem Interrupt – Driven I/O .............................. 13
BAB III PENUTUP Daftar Pustaka .............................................................................................................................. 14
3
BAB I PENDAHULUAN
1. Latar Belakang
Sistem komputer tidak akan berguna tanpa adanya peralatan input dan output. Operasi-operasi I/O diperoleh melalui sejumlah perangkat eksternal yang menyediakan alat untuk pertukaran data di antara lingkungan luar dengan komputer. Perangkat eksternal dihubungkan dengan komputer oleh suatu link dengan modul I/O. Terdapat tiga buat teknik yang dapat digunakan dalam operasi I / O. Pada I / O terprogram, data saling dipertukarkan antara CPU dengan modul I / O. CPU mengeksekusi program yang memberikan operasi I / O kepada CPU secara langsung, termasuk status perangkat pengindra, pengiriman perintah pembacaan atau penulisan, dan pemindahan data. Ketika CPU mengeluarkan perintah ke modul I / O, maka CPU harus menunggu sampai operasi I / O selesai. Apabila CPU lebih cepat dibandingkan modul I / O, maka hal ini akan membuang-buang waktu CPU. Teknik yang kedua dengan menggunakan interupt driven I / O, CPU mengeluarkan perintah I / O, dilanjutkan dengan mengeksekusi intstruksi-instruksi lainnya, dan diinterupsi oleh modul I / O apabila instruksi-instruksi tersebut telah selesai dilaksanakan. Dengan menggunakan I / O terprogram dan I / O interupt, maka CPU bertanggung jawab atas pengeluaran data dan memori utama untuk keperluan output dan penyimpanan data di dalam memori utama untuk keperluan input. Alternatifnya dikenal sebagai Direct Memory Access ( DMA ). Dalam mode ini, modul I / O dan main memory saling bertukar data secara langsung, tanpa melibatkan CPU.
4
BAB II PEMBAHASAN
2. Interrupt Driven I/O
2.1 Pengertian
Interupsi adalah mekanisme penghentian atau pengalihan pengolahan instruksi dalam CPU kepada routine interupsi. Hampir semua modul memori dan (I/O) memiliki mekanisme yang dapat menginterupsi kerja CPU. Tujuan interupsi secara umum untuk menejemen pengeksekusian routine instruksi agar efektif dan efisien antar CPU dan modul - modul I/O maupun memori. Setiap komponen komputer dapat menjalankan tugasnya secara bersamaan, tetapi kendali terletak pada CPU disamping itu kecepatan eksekusi masing - masing modul berbeda sehingga dengan adanya fungsi interupsi ini dapat sebagai sinkronisasi kerja antar modul. Macam – macam kelas sinyal interupsi :
a. Program, yaitu interupsi yang dibangkitkan dengan beberapa kondisi yang terjadi pada hasil eksekusi program. Contohnya: arimatika overflow, pembagian nol, oparasi ilegal.
b. Timer, adalah interupsi yang dibangkitkan pewaktuan dalam prosesor. Sinyal ini memungkinkan sistem operasi menjalankan fungsi tertentu secara reguler.
c. I/O, sinyal interupsi yang dibangkitkan oleh modul I/O sehubungan pemberitahuan kondisi error dan penyelesaian suatu operasi.
d. Hardware failure, adalah interupsi yang dibangkitkan oleh kegagalan daya atau kesalahan paritas memori.
Dengan adanya mekanisme interupsi, prosesor dapat digunakan untuk mengeksekusi instruksi – instruksi lain. Saat suatu modul telah selesai menjalankan tugasnya dan siap menerima tugas berikutnya maka modul ini akan mengirimkan permintaan interupsi ke prosesor. Kemudian prosesor akan menghentikan eksekusi yang dijalankannya untuk menghandel routine interupsi. Setelah program interupsi selesai maka prosesor akan melanjutkan eksekusi programnya kembali. Saat sinyal interupsi diterima prosesor ada dua kemungkinan tindakan, yaitu interupsi diterima/ ditangguhkan dan interupsi ditolak. Apabila interupsi diterima/ ditangguhkan, prosesor akan melakukan hal – hal dibawah ini :
5
1. Prosesor menangguhkan eksekusi program yang dijalankan dan menyimpan konteksnya. Tindakan ini adalah menyimpan alamat instruksi berikutnya yang akan dieksekusi dan data lain yang relevan.
2. Prosesor menyetel program counter (PC) ke alamat awal routine interrupt handler.
Gambar 1.0 berikut menjelaskan siklus eksekusi oleh prosesor dengan adanya fungsi interupsi.
Gambar 1.0 Siklus eksekusi instruksi dengan Interrupt Untuk sistem operasi yang kompleks sangat dimungkinkan adanya interupsi ganda (multiple interrupt). Misalnya suatu komputer akan menerima permintaan interupsi saat proses pencetakan dengan printer selesai, disamping itu dimungkinkan dari saluran komunikasi akan mengirimkan permintaan interupsi setiap kali data tiba. Dalam hal ini prosesor harus menangani interupsi ganda.
6
Dapat diambil dua buah pendekatan untuk menangani interupsi ganda ini. Pertama adalah menolak atau tidak mengizinkan interupsi lain saat suatu interupsi ditangani prosesor. Kemudian setelah prosesor selesai menangani suatu interupsi maka interupsi lain baru ditangani. Pendekatan ini disebut pengolahan interupsi berurutan / sekuensial. Pendekatan ini cukup baik dan sederhana karena interupsi ditangani dalam ututan yang cukup ketat. Kelemahan pendekatan ini adalah metode ini tidak memperhitungkan prioritas interupsi. Pendekatan ini diperlihatkan pada gambar 1.1a.
Gambar 1.1a. Pengolahan Interupsi Sekuensial Pendekatan kedua adalah dengan mendefinisikan prioritas bagi interupsi dan interrupt handler mengizinkan interupsi berprioritas lebih tinggi ditangani terlebih dahulu. Pedekatan ini disebut pengolahan interupsi bersarang. Metode ini digambarkan pada gambar 1.1b.
Gambar 1.1b. Pengolahan Interupsi Bersarang
7
Sebagai contoh untuk mendekatan bersarang, misalnya suatu sistem memiliki tiga perangkat I/O: printer, disk, dan saluran komunikasi, masing – masing prioritasnya 2, 4 dan 5. Pada awal sistem melakukan pencetakan dengan printer, saat itu terdapat pengiriman data pada saluran komunikasi sehingga modul komunikasi meminta interupsi. Proses selanjutnya adalah pengalihan eksekusi interupsi mudul komunikasi, sedangkan interupsi printer ditangguhkan. Saat pengeksekusian modul komunikasi terjadi interupsi disk, namun karena prioritasnya lebih rendah maka interupsi disk ditangguhkan. Setelah interupsi modul komunikasi selesai akan dilanjutkan interupsi yang memiliki prioritas lebih tinggi, yaitu disk. Bila interupsi disk selesai dilanjutkan eksekusi interupsi printer. Selanjutnya dilanjutkan eksekusi program utama.
2.2 Metode Interrupt – Driven I/O
Memungkinkan proses tidak membuang – buang waktu. Prosesnya adalah CPU mengeluarkan perintah I/O pada modul I/O, bersamaan perintah I/O dijalankan modul I/O maka CPU akan melakukan eksekusi perintah – perintah lainnya. Apabila modul I/O telah selesai menjalankan instruksi yang diberikan padanya akan melakukan interupsi pada CPU bahwa tugasnya telah selesai. Dalam teknik ini kendali perintah masih menjadi tanggung jawab CPU, baik pengambilan perintah dari memori maupun pelaksanaan isi perintah tersebut. Terdapat selangkah kemajuan dari teknik sebelumnya, yaitu CPU melakukan multitasking beberapa perintah sekaligus sehingga tidak ada waktu tunggu bagi CPU. Cara kerja teknik interupsi di sisi modul I/O adalah modul I/O menerima perintah, missal read. Kemudian modul I/O melaksanakan perintah pembacaan dari peripheral dan meletakkan paket data ke register data modul I/O, selanjutnya modul mengeluarkan sinyal interupsi ke CPU melalui saluran kontrol. Kemudian modul menunggu datanya diminta CPU. Saat permintaan terjadi, modul meletakkan data pada bus data dan modul siap menerima perintah selanjutnya. Pengolahan interupsi saat perangkat I/O telah menyelesaikan sebuah operasi I/O adalah sebagai berikut :
8
1. Perangkat I/O akan mengirimkan sinyal interupsi ke CPU.
2. CPU menyelesaikan operasi yang sedang dijalankannya kemudian merespon interupsi.
3. CPU memeriksa interupsi tersebut, kalau valid maka CPU akan mengirimkan sinyal acknowledgment ke perangkat I/O untuk menghentikan interupsinya.
4 CPU mempersiapkan pengontrolan transfer ke routine interupsi. Hal yang dilakukan adalah menyimpan informasi yang diperlukan untuk melanjutkan operasi yang tadi dijalankan sebelum adanya interupsi. Informasi yang diperlukan berupa:
a. Status prosesor, berisi register yang dipanggil PSW (program status word).
b. Lokasi intruksi berikutnya yang akan dieksekusi. Informasi tersebut kemudian disimpan dalam stack pengontrol sistem.
5. Kemudian CPU akan menyimpan PC (program counter) eksekusi sebelum interupsi ke stack pengontrol bersama informasi PSW. Selanjutnya mempersiapkan PC untuk penanganan interupsi.
6. Selanjutnya CPU memproses interupsi sempai selesai.
7. Apabila pengolahan interupsi selasai, CPU akan memanggil kembali informasi yang telah disimpan pada stack pengontrol untuk meneruskan operasi sebelum interupsi.
Terdapat bermacam teknik yang digunakan CPU dalam menangani program interupsi ini, diantaranya :
• Multiple Interrupt Lines.
• Software poll.
• Daisy Chain.
• Arbitrasi bus.
Teknik yang paling sederhana adalah menggunakan saluran interupsi berjumlah banyak (Multiple Interrupt Lines) antara CPU dan modul – modul I/O. Namun tidak praktis untuk menggunakan sejumlah saluran bus atau pin CPU ke seluruh saluran interupsi modul-modul I/O.
9
Alternatif lainnya adalah menggunakan software poll. Prosesnya, apabila CPU mengetahui adanya sebuah interupsi, maka CPU akan menuju ke routine layanan interupsi yang tugasnya melakukan poll seluruh modul I/O untuk menentukan modul yang melakukan interupsi. Kerugian software poll adalah memerlukan waktu yang lama karena harus mengidentifikasi seluruh modul untuk mengetahui modul I/O yang melakukan interupsi. Teknik yang lebih efisien adalah daisy chain, yang menggunakan hardware poll. Seluruh modul I/O tersambung dalam saluran interupsi CPU secara melingkar (chain). Apabila ada permintaan interupsi, maka CPU akan menjalankan sinyal acknowledge yang berjalan pada saluran interupsi sampai menjumpai modul I/O yang mengirimkan interupsi. Teknik berikutnya adalah arbitrasi bus. Dalam metode ini, pertama – tama modul I/O memperoleh kontrol bus sebelum modul ini menggunakan saluran permintaan interupsi. Dengan demikian hanya akan terdapat sebuah modul I/O yang dapat melakukan interupsi.
2.3. Contoh Pengontrol Interrupt pada Chip Intel 8259A
Intel mengeluarkan chips 8259A yang dikonfigurasikan sebagai interrupt arbiter pada mikroprosesor Intel 8086. Intel 8259A melakukan manajemen interupsi modul - modul I/O yang tersambung padanya. Chips ini dapat diprogram untuk menentukan prioritas modul I/O yang lebih dulu ditangani CPU apabila ada permintaan interupsi yang bersamaan. Gambar 1.2. menggambarkan pemakaian pengontrol interupsi 8259A. Berikut mode – mode interupsi yang mungkin terjadi :
• Fully Nested: permintaan interupsi dengan prioritas mulai 0 (IR0) hingga 7(IR7).
• Rotating: bila sebuah modul telah dilayani interupsinya akan menempati prioritas terendah.
• Special Mask: prioritas diprogram untuk modul I/O tertentu secara spesial.
10
Gambar 1.2. Pemakaian pengontrol interupsi 8559A pada 8086 Contoh modul I/O yang menggunakan I/O terprogram dan interrupt driven I/O adalah Intel 8255A Programmable Peripheral Interface (PPI). Intel 8255A dirancang untuk keperluan mikroprosesor 8086. Gambar 1.3. menunjukkan blok diagram Intel 8255A dan pin layout-nya.
11
Gambar 1.3. Modul I/O 8255A Bagian kanan dari blok diagram Intel 8255A adalah 24 saluran antarmuka luar, terdiri atas 8 bit port A, 8 bit port B, 4 bit port CA dan 4 bit port CB. Saluran tersebut dapat diprogram dari mikroprosesor 8086 dengan menggunakan register kontrol untuk menentukan bermacam – macam mode operasi dan konfigurasinya. Bagian kiri blok diagram merupakan interface internal dengan mikroprosesor 8086. Saluran ini terdiri atas 8 bus data dua arah (D0 – D7), bus alamat, dan bus kontrol yang terdiri atas saluran CHIP SELECT, READ, WRITE, dan RESET. Pengaturan mode operasi pada register kontrol dilakukan oleh mikroprosesor., Pada Mode 0, ketiga port berfungsi sebagai tiga port I/O 8 bit. Pada mode lain dapat port A dan port B sebagai port I/O 8 bit, sedangkan port C sebagai pengontrol saluran port A dan B. PPI Intel 8255A dapat diprogram untuk mengontrol berbagai peripheral sederhana. Gambar 1.4. memperlihatkan contoh penggunaan 8255A untuk modul I/O Keyboard dan display.
12
Gambar 1.4. Interface kayboard dan display dengan Intel 8255A
2.4. Kelemahan I/O terprogram dan Interrupt - Driven I/O
Proses yang terjadi pada modul I/O masih melibatkan CPU secara langsung, berimplikasi pada :
 Kelajuan transfer I/O yang tergantung kecepatan operasi CPU.
 Kerja CPU terganggu karena adanya interupsi secara langsung
13
2.5. Elemen – elemen pada sistem Interrupt – Driven I/O
a) SIM : Untuk menghalangi hardware interrupt
b) Bit MSE : Untuk mengaktifkan pemasangan mask
c) RIM : Untuk membaca status dari interrupt masking
d) PC : Untuk menghitung indeks dari stack yang sedang diproses
e) RS : Untuk menyimpan byte atau opcode instruksi
f) Informasi yang berkenaan dengan program yang diinterupsi
14
BAB III PENUTUP Daftar Pustaka
 http://www.ilmukomputer.com/
 http://www.id.wikipedia.org
 http://www.google.co.id/search?hl=id&client=firefox-a&rls=org.mozilla:en-US:official&q=elemen+pada+interrupt+driven+i/o&start=10&sa=N








Halaman berikut>> masuk ke-perpustakaan umum
facebook me

0 komentar:

Post a Comment